久久精品一区二区三区美女_日韩人妻无码TV一区二区三区_国内精品伊人久久久久av_久久婷婷精东一区二区三区日本

上海 江蘇 浙江 安徽 PCB培訓(xùn) 郵箱登陸 聯(lián)系我們
緯亞聯(lián)系電話:0512-57933566
高速PCB設(shè)計指引(二)服務(wù)

聯(lián)系我們

昆山緯亞PCB生產(chǎn)基地聯(lián)系方式
昆山緯亞智能科技有限公司

公司地址:昆山市周市鎮(zhèn)宋家港路259號
公司電話Tel:0512-50139595
電子郵件Email: steven@pcbvia.com

首頁  技術(shù)支持  資料中心高速PCB設(shè)計指引(二)

高速PCB設(shè)計指引(二)

發(fā)布時間:2016-07-26 08:16:48 分類:資料中心

 三篇 高速PCB設(shè)計

(一)、電子系統(tǒng)設(shè)計所面臨的挑戰(zhàn)

    隨著系統(tǒng)設(shè)計復(fù)雜性和集成度的大規(guī)模提高,電子系統(tǒng)設(shè)計師們正在從事100MHZ以上的電路設(shè)計,總線的工作頻率也已經(jīng)達(dá)到或者超過50MHZ,有的甚至超過100MHZ。目前約50% 的設(shè)計的時鐘頻率超過50MHz,將近20% 的設(shè)計主頻超過120MHz。

    當(dāng)系統(tǒng)工作在50MHz時,將產(chǎn)生傳輸線效應(yīng)和信號的完整性問題;而當(dāng)系統(tǒng)時鐘達(dá)到120MHz時,除非使用高速電路設(shè)計知識,否則基于傳統(tǒng)方法設(shè)計的PCB將無法工作。因此,高速電路設(shè)計技術(shù)已經(jīng)成為電子系統(tǒng)設(shè)計師必須采取的設(shè)計手段。只有通過使用高速電路設(shè)計師的設(shè)計技術(shù),才能實(shí)現(xiàn)設(shè)計過程的可控性。

(二)、什么是高速電路

    通常認(rèn)為如果數(shù)字邏輯電路的頻率達(dá)到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)一定的份量(比如說1/3),就稱為高速電路。

    實(shí)際上,信號邊沿的諧波頻率比信號本身的頻率高,是信號快速變化的上升沿與下降沿(或稱信號的跳變)引發(fā)了信號傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果線傳播延時大于1/2數(shù)字信號驅(qū)動端的上升時間,則認(rèn)為此類信號是高速信號并產(chǎn)生傳輸線效應(yīng)。

    信號的傳遞發(fā)生在信號狀態(tài)改變的瞬間,如上升或下降時間。信號從驅(qū)動端到接收端經(jīng)過一段固定的時間,如果傳輸時間小于1/2的上升或下降時間,那么來自接收端的反射信號將在信號改變狀態(tài)之前到達(dá)驅(qū)動端。反之,反射信號將在信號改變狀態(tài)之后到達(dá)驅(qū)動端。如果反射信號很強(qiáng),疊加的波形就有可能會改變邏輯狀態(tài)。

(三)、高速信號的確定

  上面我們定義了傳輸線效應(yīng)發(fā)生的前提條件,但是如何得知線延時是否大于 1/2驅(qū)動端的信號上升時間?一般地,信號上升時間的典型值可通過器件手冊給出,而信號的傳播時間在PCB設(shè)計中由實(shí)際布線長度決定。下圖為信號上升時間和允許的布線長度(延時)的對應(yīng)關(guān)系。

    PCB 板上每單位英寸的延時為 0.167ns.。但是,如果過孔多,器件管腳多,網(wǎng)線上設(shè)置的約束多,延時將增大。通常高速邏輯器件的信號上升時間大約為0.2ns。如果板上有GaAs芯片,則大布線長度為7.62mm。 

    設(shè)Tr 為信號上升時間, Tpd 為信號線傳播延時。如果Tr≥4Tpd,信號落在安全區(qū)域。如果2Tpd≥Tr≥4Tpd,信號落在不確定區(qū)域。如果Tr≤2Tpd,信號落在問題區(qū)域。對于落在不確定區(qū)域及問題區(qū)域的信號,應(yīng)該使用高速布線方法。 

(四)、什么是傳輸線

    PCB板上的走線可等效為下圖所示的串聯(lián)和并聯(lián)的電容、電阻和電感結(jié)構(gòu)。串聯(lián)電阻的典型值0.25-0.55 ohms/foot,因?yàn)榻^緣層的緣故,并聯(lián)電阻阻值通常很高。將寄生電阻、電容和電感加到實(shí)際的PCB連線中之后,連線上的終阻抗稱為特征阻抗Zo。線徑越寬,距電源/地越近,或隔離層的介電常數(shù)越高,特征阻抗就越小。如果傳輸線和接收端的阻抗不匹配,那么輸出的電流信號和信號終的穩(wěn)定狀態(tài)將不同,這就引起信號在接收端產(chǎn)生反射,這個反射信號將傳回信號發(fā)射端并再次反射回來。隨著能量的減弱反射信號的幅度將減小,直到信號的電壓和電流達(dá)到穩(wěn)定。這種效應(yīng)被稱為振蕩,信號的振蕩在信號的上升沿和下降沿經(jīng)??梢钥吹?。

(五)、傳輸線效應(yīng)

基于上述定義的傳輸線模型,歸納起來,傳輸線會對整個電路設(shè)計帶來以下效應(yīng)。

· 反射信號Reflected signals
· 延時和時序錯誤Delay & Timing errors
· 多次跨越邏輯電平門限錯誤False Switching
· 過沖與下沖Overshoot/Undershoot
· 串?dāng)_Induced Noise (or crosstalk)
· 電磁輻射EMI radiation

5.1 反射信號

    如果一根走線沒有被正確終結(jié)(終端匹配),那么來自于驅(qū)動端的信號脈沖在接收端被反射,從而引發(fā)不預(yù)期效應(yīng),使信號輪廓失真。當(dāng)失真變形非常顯著時可導(dǎo)致多種錯誤,引起設(shè)計失敗。同時,失真變形的信號對噪聲的敏感性增加了,也會引起設(shè)計失敗。如果上述情況沒有被足夠考慮,EMI將顯著增加,這就不單單影響自身設(shè)計結(jié)果,還會造成整個系統(tǒng)的失敗。

    反射信號產(chǎn)生的主要原因:過長的走線;未被匹配終結(jié)的傳輸線,過量電容或電感以及阻抗失配。 

5.2 延時和時序錯誤

    信號延時和時序錯誤表現(xiàn)為:信號在邏輯電平的高與低門限之間變化時保持一段時間信號不跳變。過多的信號延時可能導(dǎo)致時序錯誤和器件功能的混亂。

  通常在有多個接收端時會出現(xiàn)問題。電路設(shè)計師必須確定壞情況下的時間延時以確保設(shè)計的正確性。信號延時產(chǎn)生的原因:驅(qū)動過載,走線過長。 

5.3 多次跨越邏輯電平門限錯誤

    信號在跳變的過程中可能多次跨越邏輯電平門限從而導(dǎo)致這一類型的錯誤。多次跨越邏輯電平門限錯誤是信號振蕩的一種特殊的形式,即信號的振蕩發(fā)生在邏輯電平門限附近,多次跨越邏輯電平門限會導(dǎo)致邏輯功能紊亂。反射信號產(chǎn)生的原因:過長的走線,未被終結(jié)的傳輸線,過量電容或電感以及阻抗失配。 

5.4 過沖與下沖 

    過沖與下沖來源于走線過長或者信號變化太快兩方面的原因。雖然大多數(shù)元件接收端有輸入保護(hù)二極管保護(hù),但有時這些過沖電平會遠(yuǎn)遠(yuǎn)超過元件電源電壓范圍,損壞元器件。 

5.5 串?dāng)_

    串?dāng)_表現(xiàn)為在一根信號線上有信號通過時,在PCB板上與之相鄰的信號線上就會感應(yīng)出相關(guān)的信號,我們稱之為串?dāng)_。

    信號線距離地線越近,線間距越大,產(chǎn)生的串?dāng)_信號越小。異步信號和時鐘信號更容易產(chǎn)生串?dāng)_。因此解串?dāng)_的方法是移開發(fā)生串?dāng)_的信號或屏蔽被嚴(yán)重干擾的信號。

5.6 電磁輻射

    EMI(Electro-Magnetic Interference)即電磁干擾,產(chǎn)生的問題包含過量的電磁輻射及對電磁輻射的敏感性兩方面。EMI表現(xiàn)為當(dāng)數(shù)字系統(tǒng)加電運(yùn)行時,會對周圍環(huán)境輻射電磁波,從而干擾周圍環(huán)境中電子設(shè)備的正常工作。它產(chǎn)生的主要原因是電路工作頻率太高以及布局布線不合理。目前已有進(jìn)行 EMI仿真的軟件工具,但EMI仿真器都很昂貴,仿真參數(shù)和邊界條件設(shè)置又很困難,這將直接影響仿真結(jié)果的準(zhǔn)確性和實(shí)用性。通常的做法是將控制EMI的各項(xiàng)設(shè)計規(guī)則應(yīng)用在設(shè)計的每一環(huán)節(jié),實(shí)現(xiàn)在設(shè)計各環(huán)節(jié)上的規(guī)則驅(qū)動和控制。所有這些都需要靠經(jīng)驗(yàn)來實(shí)現(xiàn)。實(shí)際上,在高速電路設(shè)計方面,有很多基礎(chǔ)理論都存在

(六)、避免傳輸線效應(yīng)的方法

    針對上述傳輸線問題所引入的影響,我們從以下幾方面談?wù)効刂七@些影響的方法。

6.1 嚴(yán)格控制關(guān)鍵網(wǎng)線的走線長度

    如果設(shè)計中有高速跳變的邊沿,就必須考慮到在PCB板上存在傳輸線效應(yīng)的問題?,F(xiàn)在普遍使用的很高時鐘頻率的快速集成電路芯片更是存在這樣的問題。解決這個問題有一些基本原則:如果采用CMOS或TTL電路進(jìn)行設(shè)計,工作頻率小于10MHz,布線長度應(yīng)不大于7英寸。工作頻率在50MHz布線長度應(yīng)不大于1.5英寸。如果工作頻率達(dá)到或超過75MHz布線長度應(yīng)在1英寸。對于GaAs芯片大的布線長度應(yīng)為0.3英寸。如果超過這個標(biāo)準(zhǔn),就存在傳輸線的問題。

6.2 合理規(guī)劃走線的拓?fù)浣Y(jié)構(gòu)

    解決傳輸線效應(yīng)的另一個方法是選擇正確的布線路徑和終端拓?fù)浣Y(jié)構(gòu)。走線的拓?fù)浣Y(jié)構(gòu)是指一根網(wǎng)線的布線順序及布線結(jié)構(gòu)。當(dāng)使用高速邏輯器件時,除非走線分支長度保持很短,否則邊沿快速變化的信號將被信號主干走線上的分支走線所扭曲。通常情形下,PCB走線采用兩種基本拓?fù)浣Y(jié)構(gòu),即菊花鏈(Daisy Chain)布線和星形(Star)分布。

    對于菊花鏈布線,布線從驅(qū)動端開始,依次到達(dá)各接收端。如果使用串聯(lián)電阻來改變信號特性,串聯(lián)電阻的位置應(yīng)該緊靠驅(qū)動端。在控制走線的高次諧波干擾方面,菊花鏈走線效果好。但這種走線方式布通率低,不容易100%布通。實(shí)際設(shè)計中,我們是使菊花鏈布線中分支長度盡可能短,安全的長度值應(yīng)該是:Stub Delay <= Trt *0.1.

    例如,高速TTL電路中的分支端長度應(yīng)小于1.5英寸。這種拓?fù)浣Y(jié)構(gòu)占用的布線空間較小并可用單一電阻匹配終結(jié)。但是這種走線結(jié)構(gòu)使得在不同的信號接收端信號的接收是不同步的。

    星形拓?fù)浣Y(jié)構(gòu)可以有效的避免時鐘信號的不同步問題,但在密度很高的PCB板上手工完成布線十分困難。采用自動布線器是完成星型布線的好的方法。每條分支上都需要終端電阻。終端電阻的阻值應(yīng)和連線的特征阻抗相匹配。這可通過手工計算,也可通過CAD工具計算出特征阻抗值和終端匹配電阻值?!?/p>

    在上面的兩個例子中使用了簡單的終端電阻,實(shí)際中可選擇使用更復(fù)雜的匹配終端。一種選擇是RC匹配終端。RC匹配終端可以減少功率消耗,但只能使用于信號工作比較穩(wěn)定的情況。這種方式適合于對時鐘線信號進(jìn)行匹配處理。其缺點(diǎn)是RC匹配終端中的電容可能影響信號的形狀和傳播速度。

    串聯(lián)電阻匹配終端不會產(chǎn)生額外的功率消耗,但會減慢信號的傳輸。這種方式用于時間延遲影響不大的總線驅(qū)動電路。串聯(lián)電阻匹配終端的優(yōu)勢還在于可以減少板上器件的使用數(shù)量和連線密度。

    后一種方式為分離匹配終端,這種方式匹配元件需要放置在接收端附近。其優(yōu)點(diǎn)是不會拉低信號,并且可以很好的避免噪聲。典型的用于TTL輸入信號(ACT, HCT, FAST)。

  此外,對于終端匹配電阻的封裝型式和安裝型式也必須考慮。通常SMD表面貼裝電阻比通孔元件具有較低的電感,所以SMD封裝元件成為首選。如果選擇普通直插電阻也有兩種安裝方式可選:垂直方式和水平方式。

  垂直安裝方式中電阻的一條安裝管腳很短,可以減少電阻和電路板間的熱阻,使電阻的熱量更加容易散發(fā)到空氣中。但較長的垂直安裝會增加電阻的電感。水平安裝方式因安裝較低有更低的電感。但過熱的電阻會出現(xiàn)漂移,在壞的情況下電阻成為開路,造成PCB走線終結(jié)匹配失效,成為潛在的失敗因素。 

6.3 抑止電磁干擾的方法

  很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常重要的是保證PCB板有很好的接地。對復(fù)雜的設(shè)計采用一個信號層配一個地線層是十分有效的方法。此外,使電路板的外層信號的密度小也是減少電磁輻射的好方法,這種方法可采用"表面積層"技術(shù)"Build-up"設(shè)計制做PCB來實(shí)現(xiàn)。表面積層通過在普通工藝 PCB 上增加薄絕緣層和用于貫穿這些層的微孔的組合來實(shí)現(xiàn) ,電阻和電容可埋在表層下,單位面積上的走線密度會增加近一倍,因而可降低 PCB的體積。PCB 面積的縮小對走線的拓?fù)浣Y(jié)構(gòu)有巨大的影響,這意味著縮小的電流回路,縮小的分支走線長度,而電磁輻射近似正比于電流回路的面積;同時小體積特征意味著高密度引腳封裝器件可以被使用,這又使得連線長度下降,從而電流回路減小,提高電磁兼容特性。

6.4 其它可采用技術(shù)

  為減小集成電路芯片電源上的電壓瞬時過沖,應(yīng)該為集成電路芯片添加去耦電容。這可以有效去除電源上的毛刺的影響并減少在印制板上的電源環(huán)路的輻射。

  當(dāng)去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時,其平滑毛刺的效果好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。

    任何高速和高功耗的器件應(yīng)盡量放置在一起以減少電源電壓瞬時過沖。
如果沒有電源層,那么長的電源連線會在信號和回路間形成環(huán)路,成為輻射源和易感應(yīng)電路。

    走線構(gòu)成一個不穿過同一網(wǎng)線或其它走線的環(huán)路的情況稱為開環(huán)。如果環(huán)路穿過同一網(wǎng)線其它走線則構(gòu)成閉環(huán)。兩種情況都會形成天線效應(yīng)(線天線和環(huán)形天線)。天線對外產(chǎn)生EMI輻射,同時自身也是敏感電路。閉環(huán)是一個必須考慮的問題,因?yàn)樗a(chǎn)生的輻射與閉環(huán)面積近似成正比。

結(jié)束語

高速電路設(shè)計是一個非常復(fù)雜的設(shè)計過程,本文所闡述的只是一些常用的方法。此外,在進(jìn)行高速電路設(shè)計時還有許多因素需要加以考慮,這些因素有時互相對立。如高速器件布局時位置靠近,雖可以減少延時,但可能產(chǎn)生串?dāng)_和顯著的熱效應(yīng)。因此在設(shè)計中,需權(quán)衡各因素,做出全面的折衷考慮;既滿足設(shè)計要求,又降低設(shè)計復(fù)雜度,所有這些都需要靈活處理。

實(shí)際上,在高速電路設(shè)計方面,有很多基礎(chǔ)理論還存在爭議,許多計算公式都是通過實(shí)驗(yàn)得來的經(jīng)驗(yàn)公式。在實(shí)際產(chǎn)品開發(fā)過程中,經(jīng)驗(yàn)就顯得尤其重要,它不但為你節(jié)省了大量的開發(fā)成本,而且為產(chǎn)品的可靠性提供了有力的保證!

來源:高速PCB設(shè)計指引(二)

瀏覽"高速PCB設(shè)計指引(二)"的人還關(guān)注了

版權(quán)所有:昆山緯亞電子科技有限公司      技術(shù)支持:李麟
当雄县| 永靖县| 孟津县| 成都市| 六枝特区| 盐津县| 万盛区| 扬中市| 西青区| 沛县| 巨鹿县| 松阳县| 科尔| 通榆县| 图们市| 石阡县| 龙川县| 阿拉善右旗| 逊克县| 永年县| 临汾市| 鄂尔多斯市| 恩施市| 阿鲁科尔沁旗| 宁陕县| 改则县| 厦门市| 紫云| 和平县| 泾源县| 扶风县| 赤峰市| 大埔县| 夏河县| 托克托县| 南汇区| 唐海县| 霍城县| 广元市| 清镇市| 普安县|